机读格式显示(MARC)
- 010 __ |a 978-7-81124-522-6 |d CNY59.00
- 099 __ |a CAL 012009131721
- 100 __ |a 20090812d2009 em y0chiy50 ea
- 200 1_ |a Verilog嵌入式数字系统设计教程 |A verilog qian ru shi shu zi xi tong she ji jiao cheng |d = Digital design |e an embedded systems approach using Verilog |f (澳) Peter J. Ashenden著 |g 夏宇闻, 夏嘉宁等译 |z eng
- 210 __ |a 北京 |c 北京航空航天大学出版社 |d 2009
- 215 __ |a 494页 |c 图 |d 23cm
- 225 2_ |a 国外数字系统设计经典教材系列 |A guo wai shu zi xi tong she ji jing dian jiao cai xi lie
- 306 __ |a 本书简体中文版由北京航空航天大学出版社与Elsevier (Singapore)·Pte Ltd.在中国大陆境内合作出版
- 330 __ |a 本书特别强调在数字系统设计时,除了考虑逻辑设计外,还必须考虑用现实世界的工程方法来实现嵌入式系统的设计存在的许多约束条件和制约因素,诸如电路面积、电路的互连、接口的需求、功耗和速度性能等,重点讲解基于硬件描述语言(HDL)的设计和验证。
- 330 __ |a 通过系统设计的背景来讲解数字设计,全面覆盖了与嵌入式系统设计相关的各个方面,其中各章节不仅讲述了逻辑设计本身,还阐述了处理器、存储器、输入/输出接口和实现技术。本书特别强调在数字系统设计时,除了考虑逻辑设计外,还必须考虑用现实世界的工程方法来实现嵌入式系统的设计存在的许多约束条件和制约因素,诸如电路面积、电路的互连、接口的需求、功耗和速度性能等,重点讲解基于硬件描述语言(HDL)的设计和验证。全书列举了大量的Verilog例子,通过把数字逻辑作为嵌入式系统设计的一部分进行讲解,有效地加深读者对硬件的理解。
- 410 _0 |1 2001 |a 国外数字系统设计经典教材系列
- 500 10 |a Digital design : an embedded systems approach using Verilog |A Digital Design : An Embedded Systems Approach Using Verilog |m Chinese
- 606 0_ |a 硬件描述语言 |A ying jian miao shu yu yan |x 程序设计 |j 教材
- 610 0_ |a Verilog语言 |A Verilog yu yan
- 701 _1 |a 阿森顿 |A a sen dun |g (Ashenden, Peter J.) |4 著
- 702 _0 |a 夏宇闻 |A xia yu wen |4 译
- 702 _0 |a 夏嘉宁 |A xia jia ning |4 译
- 801 _0 |a CN |b CEPC1 |c 20090812
- 905 __ |a JHUD |d TP312VH/34